EMC信號完整性落地實測1---走出玄學無論我們從51單片機,STM32電路,運放,傳感器,ADC采集還是可控硅晶閘管等等電源電路跨入到電子工程師的行業(yè),我們通常會長時間處于低頻的電子電路設(shè)計調(diào)試階段,通常我們處理的是幾百Hz或者幾K Hz的信號通路。偶爾會有RS232,RS485,IIC,SPI或者CAN總線之類的通訊讓我們的PCB經(jīng)歷幾百K Hz的信號。這些其實涵蓋了大部分的電子應(yīng)用場景,我們在這個階段更多的關(guān)注電路功能的實現(xiàn),并沒有也不太需要考慮信號完整性或者EMC的問題。總有一天我們會在新的項目中發(fā)現(xiàn)我們遇到了一些瓶頸。有時候通訊會莫名其妙的通訊錯誤,有些PCB板子會莫名其妙的有很大的干擾,達到M級信號的板子按以前的布線習慣變得不再穩(wěn)定可靠。這時,阻礙電子工程師進階的EMC和信號完整性問題擺在了我們面前。如果你遇到了類似的問題,那么恭喜,說明你已經(jīng)到了另一個新臺階了。EMC和信號完整性是獨立于電子電路功能設(shè)計的另一門學問了,我們可以找到很多這方面的資料,大部分會告訴我們理論知識和經(jīng)驗準則。比如,在高速信號的情況下,電容電阻都不再單純的看做是電容和電阻了,甚至連路徑上的過孔也會有影響。PCB布線不再是布通就可以了,還需要考慮信號流動的路徑;布線和布線之間的間距以及下方是否鋪地也要考慮了,甚至關(guān)鍵的信號布線長度都需要考慮等等。這些對于射頻工程師來說都是需要掌握的基本技巧,對于其他領(lǐng)域的廣大電子工程師來說,這些就是高手和普通選手之間的進階知識了。 對于大多數(shù)工程師來說,EMC和信號完整性的一些經(jīng)驗法則,近乎玄學,我們知道要按照這條法則去做,但是并不直觀的知道這樣做和不這樣做差別多大,沒有直觀的感受。因為這些法則的總結(jié)是靠非常昂貴的專業(yè)設(shè)備,在不計成本的實驗中總結(jié)的,我們普通大眾電子工程師是沒有機會去做實驗感受和吸收的,只能被動接受這樣的理論指導(dǎo),完全沒有其他電子電路知識那樣的體驗。我們通過LOTO虛擬示波器和它的EMC測試模塊,對一些重要的EMC和信號完整性經(jīng)驗法則進行直觀的落地實測,方便大家直觀看到,這些法則的效果,打破玄學,加深理解。我們動手的第一條法則:信號發(fā)射出去的驅(qū)動路徑和回流到地構(gòu)成的返回路徑,圍繞出來的環(huán)路面積越小越好。環(huán)路面積越大,造成的噪聲耦合和EMI電磁干擾越嚴重。如下圖所示: 圖片1.png 圖片2.png 圖片3.png 圖片4.png 圖片5.png 圖片6.png 圖片7.png 圖片8.png 圖片9.png 圖片10.png